1,5 bit, 2.8 bit

  • Thread starter A. Anand Srinivasan
  • Start date
A

A. Anand Srinivasan

Guest
i pipelined ADC den 1.5bit per scene og 2.8bit per scene osv. brukes ofte, og jeg vet faktisk prosedyren og funksjonene i etapper ....kan noen tel meg årsaken bak navngiving og andre slike namings som er i bruk ....

 
HI
på grunn av desember (digital feilretting).
må du først studere grunnleggende av rørledningen ADC.
se noen teser.
hilsen

 
Hei,

Jeg jobber på rørledningen ADC og som per min knowlage der
er ikke noe arkitektur som er av 2.8Bits/stage stedet det er 2,5 Bits / Stage ...
Rett meg hvis jeg er galt.
1.5Bits/Stage og 2.5Bits/Stage indikerer at du har et rom for komparator
offset og også for andre nonlinearities, som ikke effekten ikke linearitet og generelle
nødvendige biter.
Men vi får bare 1 og 2 effektive antall biter fra de respektive 1.5bits og
2,5 bit / scene som addes til ventetid.

Håper dette hjelper deg, vennligst gi tilbakemelding på denne.

Takk,
Sangamesh

 
BTW.Har desember riktig også hysterese av Comparators i hvert trinn?

 
Historien ist svært enkel:

Hvis antallet Comparators for hver gjenværende stadiet er

7

effektiv antall bits er

log (7) / log (2) = 2.8bits/residual scenen

men typisk at du kun bruker 2 biter, slik at lavere heltall antall, og de resterende takhøyden for korrigering formål

Den ufullkommenhet typiske korrigert er gevinst og utlignet.De ufullkommenhet representasjon er typiske innspill relatert nivåer i komparator.

 

Welcome to EDABoard.com

Sponsor

Back
Top