5V input med 3.3V MOS

O

okguy

Guest
Hvem kan henvise papirer eller opplæring på regulator, LDO eller DC-DC, med 5V input, utformet i en prosess med kun 3,3 MOS og lav spenning MOS (1,8 eller 1,2 V)?

Takk,
OkGuy

 
bruke store lengde transistorer, og bruke stack struktur.

 
Vgs saker: make kilden spenning å følge gate spenning.Sjekk høyspenning lade-pumpe krets.

 
Hei, jeg har erfaring om spørsmålet ditt.
Du bør unngå å gjøre Vgs Vgd> 3.3V først.
Hvis Vds> 3.3V, shoud L være lenger enn min regel er tre ganger nok, på grunn av varme transportør effekt.
Men slå er problemet, er det vanskelig å slå seg uten strøm på grunn av pålitelighet problemet.

 
HI, everyone !!!!!!
ekskludere panyi metoder, hvordan kan vi designe denne kretsen?for eksempel fra skiftende krets?
som kan gi meg en enhet??takk

 
Innspill node kobles til et pass-gate NMOs med G = v3p3,
S = i, D = inverter_input.Når inntaket overstiger logikken rail
Det er avskåret fra videre lading (en liten blø kan være en
god idé).Fantastisk sted for å sette inn pullup motstand
hvis du trenger det.

 

Welcome to EDABoard.com

Sponsor

Back
Top