Allegro Design Entry CIS 15,2 (Netlisting)

N

newey

Guest
Hei Alle Expert,

Takk for at du leser dette innlegget.

Jeg er en nybegynner på PCB layout.Da jeg prøvde å lage netlist jeg får denne feilmeldingen nedenfor.Jeg vet ikke hvor du skal begynne å løse dette problemet.Vennligst hjelp.Jeg beklager den lange listen nedenfor.Vil bare gi deg all info jeg kan.

Gyting ..."C: \ Cadence \ SPB_15.2 \
tools \ ta \ pstswp.exe"-PST-d "c: \ Cadence \ spb_15.2 \ project2 \ 3740 oppdatert skjematisk \ irf3740-eval-sch.dsn"-n "C : \ Cadence \ SPB_15.2 \ PROJECT2 \ TEST Layout "-c" C: \ Cadence \ SPB_15.2 \
tools \ ta \ allegro.cfg "-v 3-j" PCB fotavtrykk "
# 1 Warning [ALG0016] Part Name "Conn PWR 1-P_BINDING_POST_CONN PWR 1-P" er omdøpt til "Conn PWR 1-P_BINDING_POST_CONN".
# 2 Warning [ALG0016] Part Name "TOPPTEKSTEN 15X2_0_LABVIEW_CONN_HEADER 15X2" er omdøpt til "TOPPTEKSTEN 15X2_0_LABVIEW_CONN_HEAD".
# 3 Warning [ALG0016] Part Name "Conn PWR 1-P_KPA25TP_CONN PWR 1-P" er omdøpt til "Conn PWR 1-P_KPA25TP_CONN PWR 1".
# 4 Warning [ALG0016] Part Name "INDUCTOR_L_FDU1250_0.5UH_0.82MOHM" er omdøpt til "INDUCTOR_L_FDU1250_0.5UH_0.82MO".
# 5 Warning [ALG0016] Part Name "SW DIP-8/SM_SW_8POS_GULL_SW DIP-8/SM" er omdøpt til "SW DIP-8/SM_SW_8POS_GULL_SW dukkert.
# 6 Warning [ALG0016] Part Name "TEST POINT_0_TESTPOINT_47_CLK_EN #" er omdøpt til "test POINT_0_TESTPOINT_47_CLK_E".
# 7 Warning [ALG0016] Part Name "TEST POINT_0_TESTPOINT_47_VR_TT #" er omdøpt til "test POINT_0_TESTPOINT_47_VR_TT".
# 8 Warning [ALG0016] Part Name "TEST POINT_0_TESTPOINT_47_DPRSLPVR" er omdøpt til "test POINT_0_TESTPOINT_47_DPRSL".
# 9 Warning [ALG0016] Part Name "TEST POINT_0_TESTPOINT_47_IR3740-EN" er Rena
med å "TEST POINT_0_TESTPOINT_47_IR374".
# 10 Warning [ALG0016] Part Name "TEST POINT_0_TESTPOINT_47_VACOUT" er omdøpt til "test POINT_0_TESTPOINT_47_VACOU".
# 11 Warning [ALG0016] Part Name "TEST POINT_0_TESTPOINT_47_DUAL-PSI # 2" er det nye navnet "TEST POINT_0_TESTPOINT_47_DUAL-".
# 12 Warning [ALG0016] Part Name "TEST POINT_0_TESTPOINT_47_FCCM-DPRSTP #" er omdøpt til "test POINT_0_TESTPOINT_47_FCCM-".
# 13 Warning [ALG0016] Part Name "TEST POINT_0_TESTPOINT_47_C4-FAST-SLOW" er omdøpt til "test POINT_0_TESTPOINT_47_C4-FA".
# 14 Warning [ALG0016] Part Name "TEST POINT_0_TESTPOINT_47_DPRSTP #" er omdøpt til "test POINT_0_TESTPOINT_47_DPRST".
# 15 Warning [ALG0016] Part Name "IRU1117-33Y_0_SOT223_IRU1117-33Y" er omdøpt til "IRU1117-33Y_0_SOT223_IRU1117-33".
Scanning netlist filer ...
Loading ...C: \ Cadence \ SPB_15.2 \ PROJECT2 \ TEST Layout / pstchip.dat
Loading ...C: \ Cadence \ SPB_15.2 \ PROJECT2 \ TEST Layout / pstchip.dat
Loading ...C: \ Cadence \ SPB_15.2 \ PROJECT2 \ TEST Layout / pstxprt.dat
Loading ...C: \ Cadence \ SPB_15.2 \ PROJECT2
\
Test Layout / pstxnet.dat
Feil: Linje 28 i filen C: \ Cadence \ SPB_15.2 \ PROJECT2 \ TEST Layout / pstxnet.dat:
Referanse designators inkonsekvent i xprt og xnet filer
Oppdaget i funksjon: pstFindInstByOldPathName
Feil: Linje 28 i filen C: \ Cadence \ SPB_15.2 \ PROJECT2 \ TEST Layout / pstxnet.dat:
Feil ved lasting netto listen fil
Oppdaget i funksjon: ddbLoadPstXFiles
# 16 Feil [ALG0036] Kan ikke lese den logiske netlist data.

 
Ditt advarsler er et resultat av navnene du ga til komponenter.Komponent navn må være mindre enn 32 tegn, og selv om de ble regnet, jeg tror ikke mellomrom er lovlige tegn heller.Hvis du teller de tegnene, vil du se at advarselen er å fortelle deg at navnet ble avkortet.

Den avkortede kan ikke samsvarer med Håndboken bruker ulovlig lange komponenten navn, slik at netlist mislykkes.

Forkorte alle komponent navn, og følg instruksjonene i Allegro manualen.

 
Ditt problem er med komponenten navn.
Husk å ikke brukes mellomrom mens definig prosjektet, kataloger og komponenter.
Du må ta vare også med prosjektet navnene du velger.
Det henvises til prosjektleder hjelpe å vite om tillatte tegn som kan brukes for prosjektet navn.
For øvrig, hvordan du gjør bruk av simuleringsmodeller for SpecctraQuest?
Vennlig hilsen

 

Welcome to EDABoard.com

Sponsor

Back
Top