Burst lengde i DDR2

I

ITing

Guest
Hei, alle
Jeg vil skrive en DDR2 kontrolleren i VHDL.
Nå er det et problem foran me.It er sprekker lengde.
I JEDEC standard verdien er 4 eller 8.når det er 4, betyr det hvis du skriver en data i location0 plasseringen 1,2,3 i samme columne vil hevde én etter one.The data holde plasseringen 1,2,3 ville overskrive.Hvordan kan jeg oppbevare data trygt?Lengden av data vil jeg skrive er ikke bestemt, men i byte.

takk.

 
Hi.I am skrive et SDRAM's kontrolleren.
Kanskje du kan lage noe spesielt område å lagre dataene henholdsvis angi noen tellere til å lagre dataene adresse igjen.

 
Bruk MASK i skrive drift.-> Undersøk DM innspill i JEDEC-spesifikasjonen.

 
Hvis det er en komponent, er DM et godt choice.But som jeg vet, i DIMM-pakken, DM er vanligvis koblet til VSS av mannufacture.Som HTJ36C512x72G fra mikron.<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Gråter eller Veldig trist" border="0" />

Lagt etter 11 minutter:chrometta skrev:

Hi.I am skrive et SDRAM's kontrolleren.

Kanskje du kan lage noe spesielt område å lagre dataene henholdsvis angi noen tellere til å lagre dataene adresse igjen.
 
DM innganger ikke koblet til jord (VSS) i DIMM.Jeg antar at du har gjort en slik beslutning basert på Functional blokkdiagram (fra HTJ36C512x72G spesifisering) ...

Jeg tror det vil være nyttig for deg å laste ned denne doc:
http://download.micron.com/pdf/technotes/ddr2/TN4703.pdf (side 7).

DM arn't uavhengige innganger, men de multiplex med DQS signaler.

Jeg håper det hjelper.

 
Takk maksya!
Du har rett.
"Hvis RDQS er deaktivert, DQS0-DQS17 bacome DM0-DM8 og DQS9 #-DQS17 # brukes ikke."Denne beskrivelsen er funnet i HTF9C32_64_128x72 dataark.Og i den funksjonelle blcok diagrammet at DM ikke er koblet til VSS også.

Men jeg er ikke sikker på om HTJ36C512x72G er den samme.Hvorfor sitt datablad ikke nevne det?Er det annerledes?

 

Welcome to EDABoard.com

Sponsor

Back
Top