S
sehun1119
Guest
Jeg så et innlegg i dette forumet at inl / DNL er ikke viktig for Sigma-deltaet ADC.
Er det sant?
Hvorfor er det?Er det fordi inl er hentet fra en tomt på digital utgang koden som en funksjon av dens analog inngang spenningsnivå mens sigma-delta ADC har 1bit (2 nivåer) digital utgang bitstrøm?Jeg fikk en SDT verktøykasse og studerte og simulerte dette verktøyet.Nå, jeg ønsker å gjøre noen kretser level design og simuleringer for å kunne fastslå noen ikke-ideality parametere som klokken jitter, op-amp drepte rate, støy og etc.
Kan du gi meg noen gode referanser og / eller bøker for denne studien?
Takk på forhånd,
Sist endret av sehun1119 den 31 juli 2007 16:42, endret 1 gang totalt
Er det sant?
Hvorfor er det?Er det fordi inl er hentet fra en tomt på digital utgang koden som en funksjon av dens analog inngang spenningsnivå mens sigma-delta ADC har 1bit (2 nivåer) digital utgang bitstrøm?Jeg fikk en SDT verktøykasse og studerte og simulerte dette verktøyet.Nå, jeg ønsker å gjøre noen kretser level design og simuleringer for å kunne fastslå noen ikke-ideality parametere som klokken jitter, op-amp drepte rate, støy og etc.
Kan du gi meg noen gode referanser og / eller bøker for denne studien?
Takk på forhånd,
Sist endret av sehun1119 den 31 juli 2007 16:42, endret 1 gang totalt