FFT beregningen bruker FPGA

P

param

Guest
Hei,
behage hjelpe meg å designe fft i fpga (gitterpunkt halvlederbrikker eller @ ltera's stratix II) har DSP blokker (multiplikator-akkumulator).
er interessert i calulating fft for 1024bit lengde.
venter ivrig på ur slag forslag
takkebrev u

 
lese denne boken "Digital Signal Processing med Field Programmable Gate Arrays" av Meyer-Baese.det forklare grunnleggende struktur av FFT og andre DSP algoritmer og det
er realisering på FPGA

 
Hei

Jeg er veldig interessert i å lære utformingen av DSP i FPGAs.Kan noen ha boken "Digital Signal Processing med Field Programmable Gate Arrays" av Meyer-Baese.Hvis du har, kan du vennligst send den til umamahesh.korapala (at) gmail.com.

Takk & hilsen
Vishwa

 
laste den ned fra

http://file.21ic.com.cn/DSP/DSP_with_FPGA.zip

 
denne boken er tilgjengelig i dette forumet.det er ikke nødvendig å sende den, eller å koble til et annet nettsted

http://www.edaboard.com/viewtopic.php?t=103712&highlight=meyerbaese

 
pls gi meg en hardware design for gjennomføring fft på fpga eller verilog koden

 
Jeg
er ikke helt sikker på om FFT-algoritmen, men jeg gjorde implementere DCT algoritmen på Verilog hjelp Matrix Multiplikasjon teknikk.Men det var for 10 biter bare.Basert på de dimensjonene av dataene du migt vil bruke Radix-2 tilnærming eller Splitt og hersk tilnærming.

 
Jeg finner ikke de to linkene ** p: / / file.21ic.com.cn/DSP/DSP_with_FPGA.ziph ** p: / / www.edaboard.com/viewtopic.php?t=103712&highlight=meyerbaese
pleaaaaase hjelpe meg, send meg filene på min e-post
ahmmansour (at) hotmail.com
takk fot y

 

Welcome to EDABoard.com

Sponsor

Back
Top