forskjellen mellom Dele opp og set_flatten kommandoer

O

owen_li

Guest
Hva er forskjellen mellom Dele opp og set_flatten kommandoer i Design Compiler? Det virker som de er begge vant til flat design. Hjelp meg!
 
den Dele kommandoen fjerner hierarkiet i design (netlist) og gjøre det flatt .. du kan bruke set_flatten kommando (alternativene er sant og usant) til å aktivere og deaktivere denne atferden under logikken optimalisering (under kompilering) ... Som standard er den satt til være falske ...
 
Løse opp vil fjerne nivåer av hierarkiet i en design, hvor som flatening (Set flate) er optimalisering teknikk for å redusere de logiske nivåer og forbedre hastigheten på design. Flatening verk ved å konvertere combo logikken i to nivå SOP (sum-of-produkt) skjema og fjerne mellomliggende vilkår. der som ved løysa design, der fjerne hierarkiet og kombinere to logiske blokker, vil den produsere mer optimalisering løsning. Flatening styres av brukeren. Misligholde sin av. Avhenger av arithemetic logikk som brukes i design, kan du aktivere stille flate kommando. Flatening er rimeligere løsning. Hvordan set_flatten Worsk i DC: Produkt = X * W, X = Y + Z, når du setter, set_flatten sant i DC, vil optimaliseringen bli, produkt = (Y + Z) * ​​W => Y * W + Z * W; Flattening optimalisering teknikk som brukes bare i vanlig kompilering, ikke i inkrementell kompilering.
 
set_flatten ---> u shud bli knwing kompilering prosess .... i logikk optimalisering ... Det r to typer optimalisering 1) strukturelle (standard) 2) flate som standard, tar strukturelle optimalisering sted ..... å aktivere flatere --- (plz notat tht .. utflating betyr ikke fjerner hierarkiet ... i noen omstendighet v bety tht ..) Dele opp er å fjerne hierarki! anser Shiv
 

Welcome to EDABoard.com

Sponsor

Back
Top