HJELP! Et problem i Spice!

S

sirricky

Guest
Jeg ønsker å simulere en modell av MOS Transistor,
for VCCS, uttrykket er jeg = gm * VGS, og gm = gm0 * exp (-jωτ), der τ er en forsinkelse konstant, ω er operere frekvens.Men hvordan kan jeg descripe exp (-jωτ) i netlist, som jeg skriver det i HSPICE eller ICCAP?

Enhver idé er velkommen!

 
hvorfor ikke bare bruke en forsinkelse av VCCS som er levert av HSPICE eller ELDO.
forsinkelsen du er løst.Så du bare fylle ut forsinkelse.
Du kan få frekvens avhengig fase lag ikke frekvens avhengig forsinkelse.

 

Welcome to EDABoard.com

Sponsor

Back
Top