8
8k-rom
Guest
I denne kretsen, ønsker jeg å få Y = 0 når 1 = & clk = 1.
CLK er en puls med PW = 20ns,
I begynnelsen er signalet i lav (i = 0) og Y = 1, så M1 M2 off, M3 ~ M6 på.
Når signalet IN konvertere til høy (1) og Y = 0, så M1 M2 på, M3 ~ M6 av.I dette tilfellet, i og CLK ble frakoblet, og innganger av NAND er høye, slik at Y = 0.Men etter simulering av hspice, er utfallet ikke perfekt i det hele tatt ..
Jeg vet ikke hvorfor?som kan gi meg noen tips?
Beklager, men du må logge inn for å vise dette vedlegget
CLK er en puls med PW = 20ns,
I begynnelsen er signalet i lav (i = 0) og Y = 1, så M1 M2 off, M3 ~ M6 på.
Når signalet IN konvertere til høy (1) og Y = 0, så M1 M2 på, M3 ~ M6 av.I dette tilfellet, i og CLK ble frakoblet, og innganger av NAND er høye, slik at Y = 0.Men etter simulering av hspice, er utfallet ikke perfekt i det hele tatt ..
Jeg vet ikke hvorfor?som kan gi meg noen tips?
Beklager, men du må logge inn for å vise dette vedlegget