Hva er bryteren aktivitet i CMOS?

A

Alexander Yin

Guest
Jeg har ikke funnet noen enkle svar på dette spørsmålet. Kan noen fortelle meg hva er det i CMOS strømforbruk? Mange takk.
 
cnsider ad typen flip-flop, klokke og d er dens innganger og q er output. aktivitet betyr hvor mange ganger dataene er i endring eller toggleing med i 100 klokke puls event. faktisk data endring vil tvinge q for å endre og du vet at tilstanden endrer nedds makt. Pav = aCVdd ^ 2, gjør det fornuftig at med høyere toggeling rate av data, vil utsvevende kraft stige! hver lavt strømforbruk utforming bok snakke om dette problemet!
 
Det er en veldig klar forklaring. Takk for at du hjelper. [Quote = Johnson] cnsider ad typen flip-flop, klokke og d er dens innganger og q er output. aktivitet betyr hvor mange ganger dataene er i endring eller toggleing med i 100 klokke puls event. faktisk data endring vil tvinge q for å endre og du vet at tilstanden endrer nedds makt. Pav = aCVdd ^ 2, gjør det fornuftig at med høyere toggeling rate av data, vil utsvevende kraft stige! hver lavt strømforbruk utforming bok snakke om dette problemet! [/quote]
 
I en CMOS struktur er det ingen steady state strømmen fordi bare én av de to bryterne er på. Men under veksling forbigående utgang / load kapasitans må lades / utladet og begge bryterne kan være på samtidig for en kort tid. Så CMOS struktur spre makt bare når brytere og strømforbruket er proporsjonal svitsjefrekvens
 
Du må vite at i DSM (90 nm, 65 nm) gate lekage og subthreshold nåværende er også svært viktig, og spre makt.
 

Welcome to EDABoard.com

Sponsor

Back
Top