hva er C (at) dence firstencounter2.1 for Linux?

Hei, alle:

FE er ikke bare et gulvplan verktøy.Faktisk den gjør mye:
1) endelig juridisk plassering med logikken gruppe begrensninger
2) Stien rute, det
er en detalj ruten, bare hoppe over søk
og reparasjon
3) endelige makt struct.design og kraft rute.
4) IPO
5) CTS
6) fort 2.5D RC extraction (1M gatecountes kjører flere sekunder)
7) IR slippe analyse<img src="images/smiles/icon_cool.gif" alt="Kjølig" border="0" />

integrert DC & STA
9) støtter hier.design:
a) partition
b) block-pin optimalisere basert på stien rute
c) hier.klokken tre syntese

og det viktigste er det går så fort!for min 5M design, jeg kan kjøre 2 ~ 3 iterasjoner på én dag!de beste verktøyene jeg har sett.

 
Jeg dont overveie fe kan gjøre så mange ting.Cadence har et sett med verktøy kalt SOC som inkluderer firstencounter, RTE, Simplex osv. Den støtter alle deler av arbeidet av VDSM bakserveren design.

 
ja, jeg vet, CDN nytt produkt SOC-møtet er FE SEPKS Celtic NANOROUTE.Men FE virkelig kan gjøre det jeg sa.
PKS brukes for vanskelig timing nedleggelse blokk.Celtic er et crosstalk analyseverkøyet men integrert i PKS og FE-grensesnittet nå.Nanoroute nå native integrert i SOC-E på 2.002,3 utgivelsen.som betyr at den siste detalj ruten nå ikke trenger å dumpe ut LEF DEF og påkalle nanoroute og importere LEF DEF å fullføre ruting og dumpe ut igjen og leste tilbake til FE.Nå er nanoroute Motoren er en del av SOC-E.veldig kul!

 
Det er sant, men hva med ytelsen?Jeg tror ikke det
er bra nok til å håndtere alt.

 
Jeg prøvd en 2M gate teller design, std-celler som 500K porter.
mer enn 120 ram moduler.FE sted bare 45min og sti rute tilbrakt
ca 20min.RC extraction brukte bare noen sekunder.kan du finne andre verktøy som kan kjøre så fort?dette er virkelig kalles høy ytelse!og husk at plasseringen har tape-out kvalitet.Jeg elsker dette verktøyet.

 
Ifølge Samsung halvlederbrikker intern prøve kjøre, Cadence FE er best ytelse verktøy for å håndtere mer enn 10M gate telle, sammenligne med Synopsys PC.

 
Har SE54 har linux versjon.

Første møte FE100
------------------------------
SOC22 FE100 CD
SPR50 80000
------------------------------

SOC støte
------------------------------
SOC22 FE200 CD
SPR50 80000
DSM54
RTE11
------------------------------

 
net_light wrote:

Jeg prøvd en 2M gate teller design, std-celler som 500K porter.

mer enn 120 ram moduler.
FE sted bare 45min og sti rute tilbrakt

ca 20min.
RC extraction brukte bare noen sekunder.
kan du finne andre verktøy som kan kjøre så fort?
dette er virkelig kalles høy ytelse!
og husk at plasseringen har tape-out kvalitet.
Jeg elsker dette verktøyet.
 
Når jeg installerer SOC.Den ber meg om å se arbeidet bestille fil.Det
er en fil kryptert enkelte ascii tekst.Har noen løsningen på by-pass dette trinnet for å installere SOC.

 

Welcome to EDABoard.com

Sponsor

Back
Top