Hva er IR slipp og hvordan unngå?

V

vreddy

Guest
Kan noen forklare meg i detalj Wat er IR-slipp? hvordan unngå?hvordan det effekter timing??

Takk på forhånd

 
Jeg er gjeldende
R er motstand

IR = V (olts) se Ohms lov

En IR slipp er ikke noe mer enn spenningsfallet over en resistiv bane.

 
hovedsak, din makt stropper er ikke med null motstand.Så som cellene dine bryteren og trekke strøm, er det nedgang i VDD sett av cellene.Dette endrer cellen egenskaper som drive motstand og bremser ned cellen og forårsaket brudd timing.

 
IR Drop som sagt ovenfor er spenningsfall fra PAD krets til standard cellene.

> Implikasjonen er referansen spenningen VDD er forskjellig på forskjellige steder i brikken forårsaker på chip variasjoner.Også en ngative innvirkning på tidspunktet på grunn av redusert VDD => (Vdd - I * R)

> For å holde IR drop (spenningsfall) innenfor et bestemt område, vi vanligvis gjør makt planlegging, ved avledet
- Antall kjernen makt pads
- Kjernen årringbredde
- Kjernen stroppene (Mesh) bredde og mellomrom og nummeret

# REF: Power Network design For en ASIC med
Perifere IO Power PADS (Solvnet) for detaljert beregninger

Merk: Denne Power Planlegging er effektivt bare Kirchoffs Gjeldende lov.

Skål

 
IR slipp påvirker timing fordi cellene ikke får nok spenning, og dermed ikke kan stige til ønsket nivå innen oppgangen tid.

 

Welcome to EDABoard.com

Sponsor

Back
Top