Hvilke signaler trenger ikke DFT BSc? klokke? reset? tristate_oe?

G

gauz

Guest
Jeg er ikke sikker på om klokke, tristate_oe, reset og JTAG signaler bør settes en grense scan celle når gjøre DFT? kan noen gi meg noen ide? thx
 
Jeg er ikke sikker jeg forstår spørsmålet ditt riktig. Jeg tror, som normalt, er å skanne for registerdata, erstatte normal flip-flop med scaned flip-flop. andre signal er ikke necessory. for eksempel når oe signalet er feil, vil det føre sekvensert registrere verdi feil. slik at vi kan oppdage brikken er dårlig
 
[Quote = gauz] Jeg er ikke sikker på om klokke, tristate_oe, reset og JTAG signaler bør settes en grense scan celle når gjøre DFT? kan noen gi meg noen ide? thx [/quote] Boundary scan cellene ikke blir satt inn for CLK, RST, OE etc..
 

Welcome to EDABoard.com

Sponsor

Back
Top