hvor å iverksette LPM_RAM_DQ i Verilog

A

angjohn

Guest
Jeg hadde skrevet følgende kode for LPM_RAM_DQ (type RAM i Altera MAXPLUSII) i Verilog:/ / LPM_RAM_DQ
modul LPM_RAM_DQ (DATA, ADRESSE, WE, INCLOCK, OUTCLOCK, Q);

/ / Parameter Obs = "RAM med separat inngang og utganger";
parameter LPM_WIDTH = 8;
/ / Parameter LPM_TYPE = "LPM_RAM_DQ";
parameter LPM_WIDTHAD = 8;
parameter LPM_NUMWORDS = "ubrukte";
parameter LPM_FILE = "ubrukte";
parameter LPM_INDATA = "UREGISTRERT";
parameter LPM_ADDRESS_CONTROL = "registrert";
parameter LPM_OUTDATA = "UREGISTRERT";
/ / Parameter LPM_HINT = "ubrukte";
input [7:0] DATA;
input [7:0] adresse;
inngang WE;
inngang INCLOCK;
inngang OUTCLOCK;
output [7:0] Q;
/ / Reg [LPM_WIDTH - 4'd1: 0] Q;
parameter registrert = 1'b0;
parameter UREGISTRERT = 1'b1;
parameter REGISTERED_ENUM_LPM_ADDRESS_CONTROL = 1'b0;
parameter UNREGISTERED_ENUM_LPM_ADDRESS_CONTROL = 1'b1;
parameter REGISTERED_ENUM_LPM_OUTDATA = 1'b0;
parameter UNREGISTERED_ENUM_LPM_OUTDATA = 1'b1;

endmodule
/ / RAM
modul RAM (
adresse,
vi,
inclock,
outclock,
data,
q);

input [7:0] adresse;
input vi;
inngang inclock;
inngang outclock;
input [7:0] data;
output [7:0] q;

wire [7:0] sub_wire0;
wire [7:0] q = sub_wire0 [7:0];

lpm_ram_dq lpm_ram_dq_component (
. Outclock (outclock),
. Adressen (adresse),
. Inclock (inclock),
. Data (data),
. Vi (vi),
. Q (sub_wire0));
defparam
lpm_ram_dq_component.intended_device_family = "FLEX10K",
lpm_ram_dq_component.lpm_width = 8,
lpm_ram_dq_component.lpm_widthad = 8,
lpm_ram_dq_component.lpm_indata = "registrert",
lpm_ram_dq_component.lpm_address_control = "registrert",
lpm_ram_dq_component.lpm_outdata = "registrert",
lpm_ram_dq_component.use_eab = "ON",
lpm_ram_dq_component.lpm_hint = "MAXIMUM_DEPTH = 256",
lpm_ram_dq_component.lpm_type = "LPM_RAM_DQ";endmoduleetter jeg skrive koden, jeg syhthesis den ved å bruke Synopsys FPGA Express.men følgende feil oppstår:

Feil: syntaksfeil på eller i nærheten av token ". '(Fil: E: / Testing for CPU Nabil / 3 prøver / NabilCPU.v Line: 237) (VE-0)kan noen hjelpe meg ut!takk!

 

Welcome to EDABoard.com

Sponsor

Back
Top