hvordan du kan få maks freqency?

S

sevid

Guest
hei, alle

mine Q er hvordan man skal få maks freqency av ur design fra syntesen resultatene fra DC?

fra "data ankomsttid"?
men jeg finner at det er forskjellige "data ankomsttid" s når ulike klokke sykluser er satt i ur TCL script, og alle disse forskjellige klokken sykluser kan møte timingen begrensningene fra tidspunktet rapporten av DC.
men de har forskjellige "data ankomsttid" s, og jeg dont vite hvor man å bli valgt som min max frekvens.Den ene som er lik til "data som kreves tid"?

Hva kan jeg gjøre da?

plz

takk

sevid

 
Det verste timing sti fra reg - reg-banen vil gi deg en idé om max frekvens.hvis du har brukt flip flops med riktig navn dvs. alle av dem som slutter med "_reg" forlengelse, kan du bruke følgende også å få det verste banen:

report_timing-fra * _reg / * til * _reg / *

Hvis du vet ur klokke pin og data pin navn, erstatte dem i over kommandoen

Hilsen,
dcreddy

 
Også fra STA slakk rapporten.Hvis du har negativ slakk så har du overskredet maks frekv.Hvis du har positiv slakk så kan du senke deg klokke periode.Dataene ankomsttid er tiden det tar for dataene overføres til input av en overklokket element.

 
Du bør sørge for at holde tid og oppsett tid både møte tilstanden din!

 

Welcome to EDABoard.com

Sponsor

Back
Top