Hvordan minske frekvens fra 3 kHz til 2,7 kHz? (Digital)

H

Hello_world.

Guest
hi fyr. Jeg har litt problem. Jeg ønsker å dempe frekvensen fra 3 KHz til 2,7 KHz. Hvem kan hjelpe eller foreslå meg? Takk.
 
kan u gi mer detalj er det et analogt signal eller digitalt signal?
 
Jeg vil vite i digital bedre. men må ikke bruke DCM på FPGA. Takk. [Size = 2] [color = # 999999] Lagt etter 8 minutter: [/color] [/size] i min krets bruker digitale signal. Jeg skal gjøre HDD rpm kontroll ved bruk TDA5142T å kjøre moter HDD og bruk CPLD kontroll rpm. nå når HDD snurre rundt 5000 rpm vil ha frekvensen fra TDA5142T rundt 3kHz men jeg vil bruke 2,7 kHz bare. Takk.
 
Jeg er ikke sikker, men hvis du bruker PLL med / 9 teller på VCO sløyfen du vil få for 3kHz innspill 27Khz fra VCO-utgang Deling av 27Khz med tiåret counter vil gi deg produksjon av 2.7Khz
 

Welcome to EDABoard.com

Sponsor

Back
Top