Hvordan vi vanligvis kvitt clock skew?

D

DZC

Guest
Jeg har hørt PLL, DLL og SMD er ofte benyttes i en slik situasjon, men jeg er ikke sikker på at det er mulig for en fase Detector oppnå null fase forskjell når loopen er låst.Hvis det er mulig hva teknikken skal brukes?

Takk for svar!

 
For å bli kvitt clock skew, jeg tror den beste løsningen er å bruke DLLs.Jeg vet om en bedre metode.Men for å minimere skew av DLL sørge for å eliminere deadzone.Også minimere kostnader pumpen mismatch.

 
spørsmålet ditt er ikke klart.Hvis du har f.eks 2 utganger på ulike sider av IC og vil at de skal bytte med 0 skew ingen PLL vil hjelpe deg.Du må gjøre en skikkelig layout å ha klokken banen så symmetrisk som mulig.
Hvis du vil ha klokke i fase med innspill klokke - PLL vil fungere

 

Welcome to EDABoard.com

Sponsor

Back
Top