LDO med buffer

J

jutek

Guest
hallo Den LDO består enkle OTA som en feil forsterker og OPAMP som en buffer, men ikke på en enhet konfigurasjon, men med en gevinst 10V / V. Jeg trenger det, fordi jeg har lavt VDD = 1.3 og høy terskel spenninger. bufferen er å flytte andre pol til høyere frekvenser. Problemet er fasen margin. Jeg vet at få faller 20dB/dec med hver stang, men hvor fort fase gjør? Jeg har besluttet å bruke denne konfigurasjonen til lavere hvilestrøm fordi jeg kan bruke OTA med mye lavere bias strøm enn uten buffer, for å sikre forsvarlig transient respons. Hvordan forbedre denne fasen margin? eventuelle kommentarer om denne løsningen verdsatt hilsen
 

Welcome to EDABoard.com

Sponsor

Back
Top