noen spørsmål om ASIC

M

microww

Guest
1. Enhver kan fortelle meg differenences om koden for FPGA og ASIC?
2.Hvordan kan jeg angi I/O- pads etter DC eller verilog koden?

 
Forskjellen mellom FPGA og ASIC er meget stor, både for dem gjøre implementere integrerte kretser men pris / volum av ASIC er billigere enn FPGA som er levedyktig, bare for lavt volum produksjon.Som for techonological forskjeller, ASIC ytelsen langt over det av en FPGA hastighet og tetthet klok.ASIC kan tilpasses mer effektivt enn FPGA.

for I / O celler tyou instantiate dem fra DC eller du doind tilpasset design så kan ringe dem på en celle biblioteket

 
Takk!
Jeg har også samme spørsmål:
1.at ASIC, hvordan temp med interiør data buss, med MUX-selektor eller tre-state-bussen?
2., Hvordan du setter derfor variabel av DC begrensninger for å avslutte "tildele" definisjon på netlist etter DC

 
hei,
1.bruk mux, tri tilstanden er vanskelig å statisk timing og design for test
2.verilogout_no_tri = sant
set_fix_multiple_port_nets-feedthroughs

 
General forskjellene,
1) TimeToMarket for ASIC er mer.
2) Vi kan oppnå mindre I/O- forsinkelse med ASIC.
3) FPGA tid til markedet er mindre.
4) FPGA har faste I/O- forsinkelsen.

takk,
reddy

 
Jeg ønsker å markere deg med IO puten tvil din.

Jeg kan se at teknologien (støperi) som ur design henvender du får en verilog modell filen 4 hver blokk stede i at teknologi.

Nå wht du gjør er at du velger pads pr ur trenger og plassere tilsvarende puten eksempel henvise til pads.v fil gitt av støperiet.

Nå kan du også kjøre simuleringer og alle ting.Når det gjelder syntese u barerly må skifte verilog celler med. Db filen celler.

syntetisere da.

Hope u fikk wht jeg vil si ...
Gold_kiss

 
Bruk biblioteket Notatblokker i verilog kode for ASIC.
Bruk fpga verktøyet til å tildele Pads for fpga.

 
Du kan legge IO eller celler i biblioteket av leverandører til netlist

 
microww wrote:

1. Enhver kan fortelle meg differenences om koden for FPGA og ASIC?

2.
Hvordan kan jeg angi I/O- pads etter DC eller verilog koden?
 
I ASIC du har 3 forskjellige utviklinger alternativer:
Tilpasset: der du har en completly kontroll i ditt design.Det er kostbart og krever en stor utbygging type.
Semicustom: her må du vurdere somo especificatoon fra produsent.
Programmerbare: du må ta hensyn til chip som du programing, her kan du bruke FPGA.

 
1) er det ingen store defference mellom koden for FPGA og kode for ASIC.

men for FPGA, hvis du skrive kode i henhold til FPGA-arkitektur
er
Kravet er synthesized resultatet blir bedre.

2) etter DC, vi vanligvis hånd instantiate Notatblokker ved tidspunktet kravet

og gjeldende stasjon kravet.

med vennlig hilsen
microww wrote:

1. Enhver kan fortelle meg differenences om koden for FPGA og ASIC?

2.
Hvordan kan jeg angi I/O- pads etter DC eller verilog koden?
 

Welcome to EDABoard.com

Sponsor

Back
Top