Opa CMRR simulering

Vennligst se "CMOS Analog Circuit Design" av Phillip E. Allen og Douglas R. Holberg.

Simuleringen krets kan beskrives i krydder som følgende:

XDUS PLUS minus OUT VDD VSS OPAMP
V1 PLUS GND 0 AC 1 0
V2 PLUS OUT 0 AC 1 0
...
. AC DEC ...
. Probe AC CMRR = VDB (OUT)

 
Hughes,

Jeg er en ny oppføring i analog design.
kan du gi meg noen forklaringer om krydder fil ovenfor?

takk!
jordan76

 
Hi jordan76,

De tre første linjene definere simulering krets topologien som vist i figuren.Ruten definisjonen for op amp er ikke vist her.

Både spenning kilder V1 og V2 har en DC verdien 0V og AC verdien 1V.

The ". AC" er en hspice analyse setningen.Det tar flere former, hvorav en er som follws:
. AC DEC 10 100 1MEG
Denne uttalelsen vil gjøre frekvens analyse (AC-analyse) fra 100 Hz til 1 Meg-Hz, tar 10 frekvens for hvert tiår.
Beklager, men du må logge inn for å vise dette vedlegget

 
Jeg bruker T-Spice fra Tanner for min simulering.Men T-Spice har ikke 'CMRR = VDB (UT) "syntaks, er det noen annen måte å simulere CMRR?<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Crying eller Veldig trist" border="0" />
 
Hei, Hughes:
Bør DC komponent av V1 være i rekke felles inngangsspenning istedenfor 0?

 
guamak_menanak wrote:

Jeg bruker T-Spice fra Tanner for min simulering.
Men T-Spice har ikke 'CMRR = VDB (UT) "syntaks, er det noen annen måte å simulere CMRR?

 
CMRR bare har mening hvis du gjør en Monte Carlo analyse.CMRR apperas maily grunn samsvarer ikke effekten som oversetter CM varations til et utgangssignalet.Hvis alle Matchet transistorer var perfekt,
det meste av CMRR kommer fra utdataene conductance av CM gjeldende kilder (halen nåværende og utgang gren, for eksempel).

Bare husk at CMRR er en AC manifestasjon av DC input utlignet spenning.

 

Welcome to EDABoard.com

Sponsor

Back
Top