PLL Modeling for STENGT / OPEN LOOP Transfer function

D

DEVON

Guest
Hei venner,

Jeg har en PLL som ble designet og jeg vil finne det transfer

funksjon, stengt for / open loop.

Hvilke metoder som jeg kan bruke for å modellere det i krydder (transistor nivå)

Jeg ønsker ikke en behavioral modell / verilogA men en elektrisk modell for

sammenhengende tid - Jeg vil bruke lade pumpen fra design og

Modellen alle loopen med ekstra spenning / strøm kilder (for å modellere

PFD / VCO)

Takk

 

Welcome to EDABoard.com

Sponsor

Back
Top