SMPS Ripple Reduksjon på DC Side

O

oddbudman

Guest
Hei ppl.

For tiden jobber jeg med et prosjekt som bruker et SMPS, og vi ser store skvulpe spenning på DC siden.Den switchmode tilbudet er basert rundt Fairchild FPS365R ..

Den rippel er på 100kHz (den SMPS frekvens).

Bare lurer på om det er noen måte å redusere amplitude.Foreløpig er det 640mV p2p på 6.6V utgang (10%).

Noen tips ville være verdsatt, tror vi det kan ha noe å gjøre med vår snubber nett, men er usikker.

Vedlagt er en AC bølgeform fange viser 100kHz 640mV støy.
Beklager, men du må logge inn for å vise dette vedlegget

 
Prøv å iverksette ytterligere utgang filter med> 1mH inductors på begge skinner ..
Se bildet under ..
Vennlig hilsen
IanP

 
ta en titt her:
http://edaboard.com/viewtopic.php?t=133401&highlight=esr

 
Jeg antar det skvulpe fra bildet er med lasten tilkoblet.Først må du kontrollere at trnsformer ikke er mettet.Sjekk dette ved å måle strømmen i den primære svingete.Jeg er ikke kjent med denne IC, men hvis du har en lav verdi motstand (<0,5 ohm) mellom swiching element, og den primære grunnen, kan du sjekke spenningen over den.Det bør være en rampe for trekantet form.Rampen i trekanten skal være lineær.Hvis du på et tidspunkt den stiger brått, da kjernen blir mettet, og dette er årsaken til støy din, på lease en av dem.Sjekk dette for alle inngangsspenninger du vil bruke (bruke en autotransformer), og i en full last stand.Sørg for å koble osc.sonde rett over motstanden terminalene, ellers vil du samle støy gjennom bakken spor.Hvis kjernen blir mettet, så må du re-design, og kanskje bruke en større luftspalte mellom halvdeler.
For det andre, sjekk transformatoren svingete stilen, er det viktig.Den anbefalte rekkefølgen er primære, bias, skjold, secondary1, secondary2 ...Span alle viklingene på tvers av alle bredden på støtte, men beholde margin avstand.Prøv å bruke et skjold laget av en kobber folie koblet til pluss-siden hvis primære svingete.
I det siste, sjekk PCB, er det svært viktig.Unngå Fødsler, bruke tykke spor fra viklingene til caps.Bruk flere kamper for hver filtrering gruppe, ikke bare bruker en høy verdi cap, at man ikke vil kutte høye freq.støy.Bruk også 100nF og 10nF parallelt.Prøv å kutte loddetinn masken ovenfor dem spor, ekstra loddetinn avsatt på dem på PCB fabrikken vil senke impedansen av sporene.

/ Pisoiu

 
Beste metoden,

hilsen.
Beklager, men du må logge inn for å vise dette vedlegget

 

Welcome to EDABoard.com

Sponsor

Back
Top