Spørsmål om Pipeline ADC design

C

carlyou

Guest
Hvis jeg ønsker å utforme en 12 bit, 65 eller 80MHz rørledningen ADC, hvordan kan jeg få de ulike modulene 'parametere, slik som utvalget oppløsning, OTA gevinst, og så videre, som kan gi meg et råd eller introdusere noen papirer?For noen grunner, må jeg bruke hspice i vinduene for å simulere mitt design og har bare en TSMC ,35 level49 modellen, er det nok til å oppnå målet mitt?Thanks very much.
carl

 
Kanskje du kan lese disse avisene som følgende:
En pipelined 5-Msample / s 9-bits analog-til-digital omformer
Optimalisering scenen oppløsning i pipelined, multiplattform, analog til digital omformere for video-rate programmer
En 10-b 20-Msample / s analog-til-digital omformer
Indirekte testing av digital-korreksjon kretser i analog til digital omformere med redundans
Forfatteren er Lewis og metoden tid-interleaved kan inkluderes i dette prosjektet.

 
tsmc 0.35um Process, er det litt vanskelig,
Vi har implementere 80M/12bit rørledning ADC,
Vi bruker 0.18um prosess, nesten MOS vi bruker ,35 um, men i den kritiske delen vi bruker 0.18um MOS, Like OTA.Det OTA kan få mer høy gain.høy BW

 
mitgrace, kunne du sende meg en kopi av modellen eller fortelle meg hvor kan laste den ned?carlyou3656 (at) 163.com, thank you very much.

 

Welcome to EDABoard.com

Sponsor

Back
Top