synkron Buck strøm MOS signal

P

pianomania

Guest
de fester er synkron Buck strøm MOS og gate kontroll signal,
den høye siden PMOS, lav siden er NMOS, og for å hindre PowerMOS skyte gjennom,
porten signalet har deadtime kontroll om 40ns,
men hvorfor Pext signal har et problem når NMOS er turn-on, er den strømmen MOS størrelse for stor?og Power MOS Aktuell er brått stort på dette tidspunktet.

Og hvor kan jeg finne den relative litteratur som diskuterer dette phenomonon?

takk.<img src="http://images.elektroda.net/40_1227162577.jpg" border="0" alt=""/>
<img src="http://images.elektroda.net/40_1227162619_thumb.jpg" border="0" alt=""/>
 
Du skal kunne forstå atferd uten spesifikk literatur, det
er basert på grunnleggende Transistor parametere.Du
er også i stand til å se den i detalj ved å visualisere de respektive spenninger og strømmer i din krets.

I utgangspunktet en MOSFET har Cgd og deler av sin gate lade avhengig Vdg.Hvis gate stasjonen har ikke egnet lav impedans, den Fet kan delvis slått på av stigende Vds.Hvis observert gate spenning transienter er under terskel spenning tilleggsstatistikk gjeldende flyt kan allerede forårsaket av lading CDer CDG.Alle disse tingene kan være preget når ser skarpe en simulering resultater.

 

Welcome to EDABoard.com

Sponsor

Back
Top