E
EHS dav
Guest
hei
kanne noe ettall hjelpe meg å designe dette prosjektet?STEP BY STEP PLEASE
jeg skal bruke hspice
1.Skaff funksjonene nedenfor ved lavest strømforbruk tilgjengelig i FF og SS hjørner 0.35um CMOS.
2.Design bias kretser
3.Design riktig å bytte CMFB for to høye impedans noder av OTA
Target funksjoner i design er:
Vdd = 1,8 V
DC får> 80 dB
Settling time (0,01%) <10 ns
Output swing, Vpp = 1,4 V
Slew Rate> 500V/us
Fase margin> 75
Cload = 5pF
Skjematisk av design og bibliotek av hspice vises i filen.
kanne noe ettall hjelpe meg å designe dette prosjektet?STEP BY STEP PLEASE
jeg skal bruke hspice
1.Skaff funksjonene nedenfor ved lavest strømforbruk tilgjengelig i FF og SS hjørner 0.35um CMOS.
2.Design bias kretser
3.Design riktig å bytte CMFB for to høye impedans noder av OTA
Target funksjoner i design er:
Vdd = 1,8 V
DC får> 80 dB
Settling time (0,01%) <10 ns
Output swing, Vpp = 1,4 V
Slew Rate> 500V/us
Fase margin> 75
Cload = 5pF
Skjematisk av design og bibliotek av hspice vises i filen.