vifte i og vifte outs

E

engrbabarmansoor

Guest
hvordan kan vi beregne nei.fan ins og fanouts av en gate?

 
Såvidt jeg forstår,

antall fan i en gate = antall input pin av gate
antall fan ut av en port = antall output pin av gate

 
cafukarfoo skrev:

Såvidt jeg forstår,antall fan i en gate = antall input pin av gate

antall fan ut av en port = antall output pin av gate
 
Fan i og fanout beregnes ut fra strøm gjennom kretsen for både høy og lavt nivå ....

(FANOUT) h = Ioh / Iih
(FANOUT) l = IOL / IIl

av disse hvilke av disse er mindre blir tatt som max FANOUT og dermed krets eller gate er cosidered å arbeide for alle fanout opptil max verdi .....

Det er åpenbart at vi vil få reell verdi i stedet for bare heltallsverdi .... som er det spesifisert i tech-fil ....

PRESS HJULPET TIL MED Å KNAPPEN hvis u føler jeg er riktig .....

Takk.

 
Jeg tror "H" betyr "logic = 1" og "l" betyr "logic = 0".

Fanout beregnes av to forhold, dvs.: logikk = 1 og logikk = 0.

Maks.fanout vart vedteke av mindre beregningen resultatet.

 
Hallo,

å hjelpe deg med å forstå hvordan vifte i fan out påvirker design ta i betraktning et eksempel.Betrakt en driver lastet av N Gates (N er ønsket fan out), hver med innspill Capacitance av Cload med en utgangsspenning swing Vswing (= V1-V0 for logikken nivå 1 og 0) og en hastighet krav om maksimal økning / fall tid TRF: I dette tilfellet er kravet om minimum gjeldende (for å være kompatibel med TRF) er
Imin = NxCloadxVswing / TRF

så fra ovennevnte forhold vurderer effekten dagens kjøring evne du kan bestemme det maksimale Fan Out (N) for dette programmet, ellers må du relaxe timings, eller å redusere N.
De samme betraktninger gjelder også fan i, hvor Cload nå er input kapasitans brukes til port av scenen: men i dette tilfellet skal du vurdere innspill dagens kjøring kapasitet på porten når en Vswing brukes.

 
Fan er ute antall porter en port er i stand til kjøring.
Hva mener du egentlig mener "beregne".Av formlene gitt av noen av brukerne ville CMOS fanout være nær uendelig?
Fan er ute antall porter en port kan kjøre.
Så mens Fan Out for TTL logikk er rundt 10, som betyr at hvis du kobler mer enn 10 portene til en produksjon av en TTL gate, er sjansen stor, wont de bli drevet av riktig logikk
Mens i CMOS du kan koble til nesten 1000 i gate.En enkelt gate er i stand til driveing tusenvis av portene, men med hver gate lagt til, er dens propogation forsinkelse kommer til å øke, så her den begrensende faktoren er propagation delay i motsetning til den nåværende, som er den begrensende faktoren i TTL logikk.Lagt etter 13 minutter:Quote:

antall fan ut av en port = antall output pin av gate

 
Hvis u lese logiske innsats konseptet så u vil forstå klart om viften og fanout bcoz han har forklart ved hjelp av problemer.Boken er tilgjengelig i www.gigapedia.org (u trenger å registrere det) og det er også tilgjengelig i dette forumet bare så prøv å søke det og finne ut

 
fanout er antall ledningen koblingen til utgangssignalet av gate.

 
Fan i er alltid fast for en gate.ie det nei.av inndata
Fan er ut .. ingen av utgangene porten kan kjøre med hell ..
Fan ut bestemmes av interne utforming av gate.
Ulike logikk familier som TTL, CMOS, ECL vil SCHOTTKY gir deg forskjellige fanout for samme gate ..

 

Welcome to EDABoard.com

Sponsor

Back
Top