Hvordan holde Bandgap utgangsspenning som konstant?

Jeg kunne ikke forstå whay du skriver The BGR vil generere utgangsspenning independable på VDD.Endringen er liten med VDD endring.

 
Den BGR Jeg laget også har dårlige stability.The output votage byttet med ulike VDD.
Den OA er korrekt og god ytelse, og jeg brukte også Kaskode.Alle transistorer arbeid i metning.
Når VDD endret mellom 8v til 18V, utdataene byttet om 20mv.I vet ikke hvorfor.

Jeg håper noen kan fortelle meg hvordan man kan forbedre PSRR! Thand u mye!

 
Det viktigste punktet for å utforme en lav temp.drift bandgap referanse er resultatene for OPAMP, jeg tror muligens det op ikke fungerte godt over din interesse strømforsyningen rekkevidde.så høy gain, nok fase margin, høy psrr, liten båndbredde på OPAMP er nødvendig for små TC av produksjonen over temp.rekkevidde og strømforsyning rekkevidde.

br,
sorata

 
Først må designe gode PSRR krets,
Second du trenger buffer og fliter den VBG node.

 
akkurat som yaxazaa sa
hvis AMP er bra, prøv deretter sette et tak på utgangen

 
den nåværende er for stort ~~~~~
Jeg møtte problemer. mindre gjeldende i bandgap regeration grenen.

 

Welcome to EDABoard.com

Sponsor

Back
Top