Hvordan størrelsen på pMOS og NMOS i NOR NAND xnor portene?

I

isaacnewton

Guest
Det handler om digital porter design. For inverter, kan vi størrelsen på (W / L) p og (W / L) n ifølge Vth, Delay kravet. Men for NOR, NAND, XOR porter, fordi det er flere transistorer i disse portene, ser det ut som ikke lett å velge verdier for (W / L) p og (W / L) n.
 
Normalt du designe en inverter for å ha lik vekst og fall ganger. Dette er den mest generelle tilnærming. Minimum rennelengde kan brukes hvis du ønsker å nå maksimal hastighet. Kanal bredder avhengig stasjonen styrken du vil ha for en gitt maksimal hastighet. Å designe en annen gate funksjon, når du har omformeren utformet, må transistor koblet i serie har samme tilsvarende størrelsesforholdet enn omformeren. For eksempel, for en 2-input NAND, som to NMOS transistorer er connecter i serie, må hver enkelt transistor har twise størrelsen på omformeren NMOS. Den doble tilfellet er for NOR. Den EXOR kan bygge fra en og og et par NOR.
 
kan du referere til "CMOS integrerte kretser analyse og design" chap.7
 
Dette er den mest populære spørsmålet i en IC design jobbintervju
 
dersom det brukes i små belastning. bare bruke de grunnleggende størrelse.
 
Hi tommelfingerregel forholdet w / l pmos: w / l NMOS = 03:01
 
tommelfingerregel forholdet w / l pmos: w / l NMOS = un / opp
 
Jeg tror det avhenger av en. lasten. du trenger store MOS å kjøre store cap belastning. hvis lasten er minimum, kan du bruke minimum mos. 2. stasjonen kapasiteten til dine tidligere stadium. det skal være i stand til å drive denne porten som en belastning ved en gitt hastighet. være forsiktig at dine tidligere stadium kan trenge å kjøre mange porter samtidig. 3. Deretter kan du velge forholdet mellom n og p. Bare simulert det og gjøre slew hastigheten fra 0 til 1 er lik som for 1-0. 4. multi-scener kan være nødvendig hvis en scene ikke kan kjøre en stor belastning.
 
Begynn å designe med overføring porter .. så se hva du trenger ... hastighet eller strøm? hastighet -> små, høy strøm -> stor. vil det være feil i utgang av overføringen portene, kan du sette en inverter til jevn utgang .. (Liten størrelse kan være greit ....). Jeg synes at antallet transistor noe ikke noen rolle på grunn av ULSI ... srivatsan
 

Welcome to EDABoard.com

Sponsor

Back
Top