T
tch77_pt75
Guest
Hei Sinina, i utgangspunktet er det en eksperimentering der jeg prøver å kjøre denne lange ledningen av 3000um.
I mitt HPSICE simulering, har jeg forsøkt å bruke en buffer (2 vekselrettere) med matespenning av 1V å observere effekten av å kjøre denne lang ledning.
Fra bølgeform er det bemerket at det tok 3ns for at signalet skal reise fra den ene enden av ledningen til den andre enden når logikken endringene 0-1.Som for 1 til 0, tar det ca 500p-sec.Den bølgeform ser ut akkurat som Sawtooth waveform.
Størrelsen forskjellen på 1. (4.5um for PMOS) og 2. inverter (9um for PMOS) er ca 3x.Den PMOS bredde forholdet til NMOs bredde-forholdet er 2:1, og jeg har prøvd å justere forholdet, opp til 6:1, men det virker som det ikke forbedret respons så mye.
Det er faktisk ingen enhet A og B i øyeblikket som det er bare min eksperimentering å observere og analysere denne virkningen.Jeg prøver også å finne ut hva som er den beste måten å konfigurere buffer, dvs..med 2 trinn inverter eller 4 etappe inverter etc.
Eventuelle forslag til ovenfor?
I mitt HPSICE simulering, har jeg forsøkt å bruke en buffer (2 vekselrettere) med matespenning av 1V å observere effekten av å kjøre denne lang ledning.
Fra bølgeform er det bemerket at det tok 3ns for at signalet skal reise fra den ene enden av ledningen til den andre enden når logikken endringene 0-1.Som for 1 til 0, tar det ca 500p-sec.Den bølgeform ser ut akkurat som Sawtooth waveform.
Størrelsen forskjellen på 1. (4.5um for PMOS) og 2. inverter (9um for PMOS) er ca 3x.Den PMOS bredde forholdet til NMOs bredde-forholdet er 2:1, og jeg har prøvd å justere forholdet, opp til 6:1, men det virker som det ikke forbedret respons så mye.
Det er faktisk ingen enhet A og B i øyeblikket som det er bare min eksperimentering å observere og analysere denne virkningen.Jeg prøver også å finne ut hva som er den beste måten å konfigurere buffer, dvs..med 2 trinn inverter eller 4 etappe inverter etc.
Eventuelle forslag til ovenfor?