Spørsmål om PLL jitter

den ripple er forårsaket på grunn av opp og ned pulser generert av pfd selv etter at PLL har kjøpt lock.so årsaken til problemet er PFD. hilsen amarnath
 
2 amarnath den pfd arbeider på 20Mhz, hvorfor ripple frequence er 120Khz?
 
Ikke bekymre deg om hyppigheten av ringvirkninger, bare bekymre amplituden av ripple.i råde deg til å endre verdien av loopen filter kapasitans og se amplitude av rippel. hilsen amarnath
 
u kan også gjøre det samme ved hjelp av funksjonene i kalkulatoren av tråkkfrekvens ic. hilsen amarnath
 

Welcome to EDABoard.com

Sponsor

Back
Top